래티스, FPGA 설계 툴 ‘래디언트(Radiant) 2.1’ 배포 시작

양대규 기자 / 기사승인 : 2020-06-29 18:22:53
  • -
  • +
  • 인쇄

[IT비즈뉴스 양대규 기자] 래티스반도체가 29일 자사 FPGA 설계용 소프트웨어(SW) 툴의 최신버전인 ‘래티스 래디언트(Radiant)2.1’을 공개, 배포를 시작했다.

 

새로운 버전은 래티스의 넥서스(Nexus) FPGA 개발 플랫폼 기반의 첫 번째 제품 출시 후 6개월만에 업데이드된 버전이다. 범용 ‘래티스 세투스(Certus)-NX’ FPGA를 지원하며 시스템베릴로그(SystemVerilog) 하드웨어 기술·검증 언어(HVDL)를 지원한다.

래디언트2.1 버전은 네이티브 합성 툴에서부터 스키매틱 뷰어(schematic viewer), 계층구조 뷰어(hierarchical viewer), 설정 마법사, 디버깅 툴에 이르는 전체 설계 플로우에 걸쳐 시스템베릴로그를 지원하도록 설계됐다.

 

생산성 높은 코딩 기법은 온칩 디버깅 및 그 밖의 다른 작업들을 줄임으로써 설계 프로세스를 간소화하고, 래티스 FPGA 기반 제품의 출시를 앞당길 수 있게 해준다. 각 I/O 신호 또는 버스에 정확한 핀 배치가 이뤄지도록 하는 I/O 플래너 지원을 통해 툴의 드래그앤드롭 GUI가 재설계됨에 따라 사용편의성이 높아졌다는 게 사측 설명이다.

래티스에 따르면 다른 FPGA 공급회사들이 제공하는 설계 소프트웨어와 비교할 때, 래티스 라디언트는 파일 크기가 20배 더 작고 설치는 10배 빠르다. 개발자는 신속하게 툴을 다운로드하고 래티스 FPGA 기반의 애플리케이션 설계에 적용할 수 있다.

로저 도 래티스 반도체 제품 라인 담당 선임 매니저는 “래티스의 최신 저전력, 소형 폼 팩터 FPGA 아키텍처에 기반한 임베디드 시스템을 개발할 때, 래티스 라디언트 설계 툴은 개발자가 네트워크 내에서 동작하는 애플리케이션에 저전력 프로세싱 및 연결성을 신속하게 추가할 수 있게 해준다”고 덧붙였다.

 

[저작권자ⓒ IT비즈뉴스. 무단전재-재배포 금지]

  • 글자크기
  • +
  • -
  • 인쇄
뉴스댓글 >

주요기사

+

많이 본 기사

마켓인사이트

+

컴퓨팅인사이트

+

스마트카

+

PHOTO NEWS